Μεθοδολογίες εκτίμησης παραμόρφωσης και αρχιτεκτονικές ενισχυτών ισχύος για υψηλή γραμμικότητα και απόδοση σε τεχνολογίες CMOS

Περίληψη

Η εν λόγω διατριβή καταπιάνεται με δύο διαφορετικά θέματα, τα οποία σχετίζονται αμφότερα με την ευρύτερη πτυχή της γραμμικής συμπεριφοράς κυκλωματικών διατάξεων. Το πρώτο μέρος της διατριβής αφορά στην ανάπτυξη και υλοποίηση μεθόδων εκτίμησης αρμονικής παραμόρφωσης και παραμόρφωσης ενδοδιαμόρφωσης σε γραμμικά κυκλώματα CMOS, ενώ το δεύτερο κομμάτι αφορά στην ανάπτυξη και υλοποίηση μίας αρχιτεκτονικής σταδίου ισχύος υψηλής γραμμικότητας και απόδοσης. Η αρμονική παραμόρφωση (harmonic distortion) και η παραμόρφωση ενδοδιαμόρφωσης (intermodulation distortion) αποτελούν δύο από τα σημαντικότερα μεγέθη που χαρακτηρίζουν την συμπεριφορά ηλεκτρονικών διατάξεων, με την εκτίμησή τους πολλές φορές να αποδεικνύεται πολύπλοκο εγχείρημα. Προς αυτή την κατεύθυνση, στον πρώτο θεματικό άξονα της διατριβής παρουσιάζονται δύο συστηματικές μέθοδοι εκτίμησης των προαναφερθέντων ειδών παραμόρφωσης. Οι προτεινόμενες μέθοδοι μπορούν να υλοποιηθούν εύκολα σε αριθμητικά υπολογιστικά περιβάλλοντα και γλώσσες προ ...
περισσότερα

Περίληψη σε άλλη γλώσσα

This thesis deals with two different topics, both of which relate to the broader aspect of the linear behavior of circuits. The first part of the thesis presents methodologies for the estimation of harmonic distortion and intermodulation distortion that are applicable to linear CMOS circuits, while the second part presents a power stage architecture characterized by high linearity and efficiency. Harmonic and intermodulation distortion are two of the most important quantities that characterize the behavior of electronic circuits, and their estimation often proves to be a challenging task. Towards this direction, in the first thematic axis of the thesis, two systematic methods for the estimation of the aforementioned distortion types are presented. The proposed methods can be easily implemented in numerical computing environments and programming languages, are applicable to a wide variety of CMOS circuit topologies that exhibit weak nonlinear behavior, and offer high accuracy alongside ...
περισσότερα

Όλα τα τεκμήρια στο ΕΑΔΔ προστατεύονται από πνευματικά δικαιώματα.

DOI
10.12681/eadd/53819
Διεύθυνση Handle
http://hdl.handle.net/10442/hedi/53819
ND
53819
Εναλλακτικός τίτλος
Distortion estimation methodologies and architectures for high linearity and efficiency power amplifiers in CMOS technologies
Συγγραφέας
Μπαξεβανάκης, Δημήτριος (Πατρώνυμο: Ιωάννης)
Ημερομηνία
2023
Ίδρυμα
Εθνικό Μετσόβιο Πολυτεχνείο (ΕΜΠ). Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών. Τομέας Επικοινωνιών, Ηλεκτρονικής και Συστημάτων Πληροφορικής
Εξεταστική επιτροπή
Σωτηριάδης Παύλος-Πέτρος
Ουζούνογλου Νικόλαος
Πεκμεστζή Κιαμάλ
Παναγόπουλος Αθανάσιος
Αντωνόπουλος Αντώνιος
Κακλαμάνη Δήμητρα-Θεοδώρα
Ψαρράκος Παναγιώτης
Επιστημονικό πεδίο
Επιστήμες Μηχανικού και ΤεχνολογίαΕπιστήμη Ηλεκτρολόγου Μηχανικού, Ηλεκτρονικού Μηχανικού, Μηχανικού Η/Υ ➨ Ηλεκτρική και Ηλεκτρονική μηχανική
Λέξεις-κλειδιά
Class–CTA; Εκτίμηση; Αρμονική παραμόρφωση; Παραμόρφωση ενδοδιαμόρφωσης; Στάδιο ισχύος
Χώρα
Ελλάδα
Γλώσσα
Αγγλικά
Άλλα στοιχεία
σχημ., γραφ.
Στατιστικά χρήσης
ΠΡΟΒΟΛΕΣ
Αφορά στις μοναδικές επισκέψεις της διδακτορικής διατριβής για την χρονική περίοδο 07/2018 - 07/2023.
Πηγή: Google Analytics.
ΞΕΦΥΛΛΙΣΜΑΤΑ
Αφορά στο άνοιγμα του online αναγνώστη για την χρονική περίοδο 07/2018 - 07/2023.
Πηγή: Google Analytics.
ΜΕΤΑΦΟΡΤΩΣΕΙΣ
Αφορά στο σύνολο των μεταφορτώσων του αρχείου της διδακτορικής διατριβής.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.
ΧΡΗΣΤΕΣ
Αφορά στους συνδεδεμένους στο σύστημα χρήστες οι οποίοι έχουν αλληλεπιδράσει με τη διδακτορική διατριβή. Ως επί το πλείστον, αφορά τις μεταφορτώσεις.
Πηγή: Εθνικό Αρχείο Διδακτορικών Διατριβών.
Σχετικές εγγραφές (με βάση τις επισκέψεις των χρηστών)